随着英特尔准备推出其下一代Xe GPU架构,被称为Xe-HP的高端版本的第一个参考文献已出现在英特尔发布的文档中。如英特尔先前所暗示的那样,英特尔Xe-HP GPU将一直为发烧级到工作站级的图形卡提供动力。
最新的开放源代码文档中引用了英特尔的Xe-HP“高性能” GPU-第三位爱好者和工作站GPU参与者
我们已经听到了很多有关英特尔Xe GPU的信息,但这些大多是Xe-LP体系结构中衍生的低功耗部件。Xe-HP“高性能” GPU被技术泄密者Komachi(通过HardwareLuxx)发现,后者发现它们隐藏在英特尔开放源代码平台文档之一中,该文档保留了有关Iris Plus和UHD图形的信息。更新后的版本增加了“从第12代HP开始在EU(Execution Uni)上增加了新的收缩管道”,这仍是即将到来的GPU架构的早期补充,但看来英特尔现在正在从Xe-LP转移并正在向更高的方向发展端图形。
先前发布的测试驱动程序提到Intel的Xe-LP架构将为DG1或Discrete Graphics 1 GPU提供动力,而Xe-HP则将为DG2或Discrete Graphics 2 GPU提供动力。除了测试驱动程序中提到的内容外,我们对DG2显卡的层了解不多,因为它们还提到了每个部分的执行单元。以下是驱动程序中提到的变体:
iDG1LPDEV
=“英特尔(R)UHD图形,Gen12 LP DG1”“ gfx-driver-ci-master-2624”
iDG2HP512
=“英特尔(R)UHD图形,Gen12 HP DG2”“ gfx-driver-ci-master-2624”
iDG2HP256
=“英特尔(R)UHD图形,Gen12 HP DG2”“ gfx-driver-ci-master-2624”
iDG2HP128
=“英特尔®UHD图形,Gen12 HP DG2”“ gfx-driver-ci-master-2624”
提到了三个部分,分别具有128、256和512个EU(也可以将它们视为总线宽度,但是以前的GPU使用此数字表示EU计数,而不是总线宽度)。考虑到具有96个EU的DG1位于2-3个TFLOP左右,一个128 EU的芯片可能会最终达到4-5个TFLOP,其中256个EU提供大约5-10个TFLOP,而512个EU提供大约10-15 TFLOP的FP32计算时钟。在高端GPU上确实可以很好地扩展。